Otimização de osciladores MOS por algoritmos meta-heurísticos (2014)
- Authors:
- Autor USP: SOARES JUNIOR, JOAO NAVARRO - EESC
- Unidade: EESC
- Subjects: ALGORITMOS; CIRCUITOS INTEGRADOS MOS; OSCILADORES (OTIMIZAÇÃO)
- Language: Português
- Imprenta:
- Publisher: Pró-Reitoria de Pesquisa/USP
- Publisher place: São Paulo, SP
- Date published: 2014
- Conference titles: Simpósio Internacional de Iniciação Científica da Universidade de São Paulo - SIICUSP
-
ABNT
TARDELLI, João Alberto Baccarin Robles e SOARES JUNIOR, João Navarro. Otimização de osciladores MOS por algoritmos meta-heurísticos. 2014, Anais.. São Paulo, SP: Pró-Reitoria de Pesquisa/USP, 2014. Disponível em: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=2340&numeroEdicao=22&print=S. Acesso em: 20 abr. 2024. -
APA
Tardelli, J. A. B. R., & Soares Junior, J. N. (2014). Otimização de osciladores MOS por algoritmos meta-heurísticos. In . São Paulo, SP: Pró-Reitoria de Pesquisa/USP. Recuperado de https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=2340&numeroEdicao=22&print=S -
NLM
Tardelli JABR, Soares Junior JN. Otimização de osciladores MOS por algoritmos meta-heurísticos [Internet]. 2014 ;[citado 2024 abr. 20 ] Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=2340&numeroEdicao=22&print=S -
Vancouver
Tardelli JABR, Soares Junior JN. Otimização de osciladores MOS por algoritmos meta-heurísticos [Internet]. 2014 ;[citado 2024 abr. 20 ] Available from: https://uspdigital.usp.br/siicusp/cdOnlineTrabalhoObter?numeroInscricaoTrabalho=2340&numeroEdicao=22&print=S - Estudo dos conversores analogo-digitais de alta frequencia e implementacao de um conversor com estrutura paralela de cinco bits em CMOS
- Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade
- Otimização de circuitos CMOS por algoritmos genéticos
- Design of high speed digital circuits with E-TSPC cell library
- Técnicas para projeto de ASICs CMOS de alta velocidade
- A CMOS bandgap reference circuit with a temperature coefficient adjustment block
- A power optimized decimator for sigma-delta data converters
- A bandgap circuit with a temperature coefficient adjustment block
- A simple CMOS bandgap reference circuit with sub-1-V operation
- Design for stability of active inductor with feedback resistance
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas