LALPC: exploiting parallelism from FPGAS using C language (2015)
- Authors:
- Autor USP: BONATO, VANDERLEI - ICMC
- Unidade: ICMC
- DOI: 10.1088/1742-6596/649/1/012001
- Subjects: SISTEMAS EMBUTIDOS; COMPUTAÇÃO EVOLUTIVA; ROBÓTICA
- Language: Inglês
- Imprenta:
- Publisher: Institute of Physics - IOP
- Publisher place: Bristol
- Date published: 2015
- Source:
- Título do periódico: Journal of Physics: Conference Series
- ISSN: 1742-6588
- Volume/Número/Paginação/Ano: v. 649, p. 012001-1 - 012001-14, 2015
- Conference titles: Brazilian Symposium on High Performance Computational Systems - WSCAD 2014
- Este periódico é de acesso aberto
- Este artigo é de acesso aberto
- URL de acesso aberto
- Cor do Acesso Aberto: gold
- Licença: cc-by
-
ABNT
PORTO, Lucas F. et al. LALPC: exploiting parallelism from FPGAS using C language. Journal of Physics: Conference Series. Bristol: Institute of Physics - IOP. Disponível em: https://doi.org/10.1088/1742-6596/649/1/012001. Acesso em: 19 abr. 2024. , 2015 -
APA
Porto, L. F., Fernandes, M. M., Bonato, V., & Menotti, R. (2015). LALPC: exploiting parallelism from FPGAS using C language. Journal of Physics: Conference Series. Bristol: Institute of Physics - IOP. doi:10.1088/1742-6596/649/1/012001 -
NLM
Porto LF, Fernandes MM, Bonato V, Menotti R. LALPC: exploiting parallelism from FPGAS using C language [Internet]. Journal of Physics: Conference Series. 2015 ; 649 012001-1 - 012001-14.[citado 2024 abr. 19 ] Available from: https://doi.org/10.1088/1742-6596/649/1/012001 -
Vancouver
Porto LF, Fernandes MM, Bonato V, Menotti R. LALPC: exploiting parallelism from FPGAS using C language [Internet]. Journal of Physics: Conference Series. 2015 ; 649 012001-1 - 012001-14.[citado 2024 abr. 19 ] Available from: https://doi.org/10.1088/1742-6596/649/1/012001 - A tool to support Bluespec SystemVerilog coding based on UML diagrams
- A method to convert floating to fixed-point EKF-SLAM for embedded robotics
- Power/performance optimization in FPGA-based asymmetric multi-core systems
- Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors
- Parameterizable ethernet network-on-chip architecture on FPGA
- Projeto de um módulo de aquisição e pré-processamento de imagem colorida baseado em computação reconfigurável e aplicado a robôs móveis
- Designing embedded systems with MARTE: a PIM to PSM converter
- Applied Reconfigurable Computing
- Modelagem, otimização e prototipação de sistemas embarcados em FPGA
- Proposta de uma arquitetura de hardware em FPGA implementada para SLAM com multi-câmeras aplicada à robótica móvel
Informações sobre o DOI: 10.1088/1742-6596/649/1/012001 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas