Top-down design for low power multi-bit sigma-delta modulator (2012)
- Authors:
- USP affiliated authors: SOARES JUNIOR, JOAO NAVARRO - EESC ; CUBAS, HEINER GROVER ALARCÓN - EESC
- Unidade: EESC
- DOI: 10.1109/SBCCI.2012.6344448
- Subjects: MODULAÇÃO DIGITAL; CIRCUITOS ELETRÔNICOS
- Language: Inglês
- Imprenta:
- Publisher: IEEE
- Publisher place: Piscataway, NJ
- Date published: 2012
- Conference titles: Symposium on Integrated Circuits and Systems Design - SBCCI
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
ALARCON CUBAS, Heiner Grover e SOARES JUNIOR, João Navarro. Top-down design for low power multi-bit sigma-delta modulator. 2012, Anais.. Piscataway, NJ: IEEE, 2012. Disponível em: https://doi.org/10.1109/SBCCI.2012.6344448. Acesso em: 13 maio 2024. -
APA
Alarcon Cubas, H. G., & Soares Junior, J. N. (2012). Top-down design for low power multi-bit sigma-delta modulator. In . Piscataway, NJ: IEEE. doi:10.1109/SBCCI.2012.6344448 -
NLM
Alarcon Cubas HG, Soares Junior JN. Top-down design for low power multi-bit sigma-delta modulator [Internet]. 2012 ;[citado 2024 maio 13 ] Available from: https://doi.org/10.1109/SBCCI.2012.6344448 -
Vancouver
Alarcon Cubas HG, Soares Junior JN. Top-down design for low power multi-bit sigma-delta modulator [Internet]. 2012 ;[citado 2024 maio 13 ] Available from: https://doi.org/10.1109/SBCCI.2012.6344448 - Design of an OTA-Miller for a 96dB SNR SC multi-bit sigma-delta modulator based on gm/Id methodology
- Projeto de um modulador sigma-delta de baixo consumo para sinais de áudio
- Técnicas para projeto de ASICs CMOS de alta velocidade
- A CMOS bandgap reference circuit with a temperature coefficient adjustment block
- Otimização de osciladores MOS por algoritmos meta-heurísticos
- Estudo dos conversores analogo-digitais de alta frequencia e implementacao de um conversor com estrutura paralela de cinco bits em CMOS
- Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade
- Otimização de circuitos CMOS por algoritmos genéticos
- Design of high speed digital circuits with E-TSPC cell library
- A power optimized decimator for sigma-delta data converters
Informações sobre o DOI: 10.1109/SBCCI.2012.6344448 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas