ChipCFlow: uma ferramenta para execução de algoritmos utilizando o modelo a fluxo de dados dinâmico em hardware reconfigurável - organização de memória (2009)
- Authors:
- Autor USP: SILVA, JORGE LUIZ E - ICMC
- Unidade: ICMC
- Subjects: SISTEMAS EMBUTIDOS; VHDL; ARQUITETURA RECONFIGURÁVEL; COMPUTAÇÃO RECONFIGURÁVEL
- Language: Português
- Imprenta:
- Publisher: SBC
- Publisher place: Porto Alegre, RS
- Date published: 2009
- Source:
- Título do periódico: Proceedings
- Conference titles: Escola Regional de Alto Desempenho - ERAD
-
ABNT
ZELI, Rodrigo P. e SILVA, Jorge Luiz e. ChipCFlow: uma ferramenta para execução de algoritmos utilizando o modelo a fluxo de dados dinâmico em hardware reconfigurável - organização de memória. 2009, Anais.. Porto Alegre, RS: SBC, 2009. Disponível em: http://www.lbd.dcc.ufmg.br/colecoes/erad/2009/030.pdf. Acesso em: 12 jun. 2024. -
APA
Zeli, R. P., & Silva, J. L. e. (2009). ChipCFlow: uma ferramenta para execução de algoritmos utilizando o modelo a fluxo de dados dinâmico em hardware reconfigurável - organização de memória. In Proceedings. Porto Alegre, RS: SBC. Recuperado de http://www.lbd.dcc.ufmg.br/colecoes/erad/2009/030.pdf -
NLM
Zeli RP, Silva JL e. ChipCFlow: uma ferramenta para execução de algoritmos utilizando o modelo a fluxo de dados dinâmico em hardware reconfigurável - organização de memória [Internet]. Proceedings. 2009 ;[citado 2024 jun. 12 ] Available from: http://www.lbd.dcc.ufmg.br/colecoes/erad/2009/030.pdf -
Vancouver
Zeli RP, Silva JL e. ChipCFlow: uma ferramenta para execução de algoritmos utilizando o modelo a fluxo de dados dinâmico em hardware reconfigurável - organização de memória [Internet]. Proceedings. 2009 ;[citado 2024 jun. 12 ] Available from: http://www.lbd.dcc.ufmg.br/colecoes/erad/2009/030.pdf - A benchmark approach for compilers in reconfigurable hardware
- RtrASSoc51 - adaptable superscalar reconfigurable programmable system on chip: the reconfigurable tools for DSR a development system
- Execution of algorithms using a dynamic dataflow model for reconfigurable hardware: a purpose for matching data
- C commands Implemented direct into the hardware using the ChipCflow Machine
- A dynamic dataflow architecture using partial reconfigurable hardware as an option for multiple cores
- Research and partial analysis of overhead of a partition model for a partially reconfigurable hardware in a data-driven machine-chicflow
- A partition model using partial reconfigurable hardware for chipCflow project
- Tag management in a reconfigurable tagged-token dataflow architecture
- RtrASSoc51-rI2C (reconfigurable inter integrated circuit)
- The ChipCflow: a tool to generate hardware accelerators using a static dataflow machine designed for a FPGA
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas