A reconfigurable general framework for pipelined image processing: a color mathematical morphology application (2010)
- Authors:
- Autor USP: RODA, VALENTIN OBAC - EESC
- Unidade: EESC
- Subjects: PROCESSAMENTO DE IMAGENS; MATLAB; ARQUITETURAS PARALELAS
- Language: Inglês
- Imprenta:
- Publisher: IEEE
- Publisher place: Piscataway
- Date published: 2010
- ISBN: 9781424470891
- Source:
- Título do periódico: Proceedings
- Conference titles: Southern Programmable Logic Conference
-
ABNT
PEDRINO, Emerson Carlos e SAITO, José Hiroki e OBAC RODA, Valentin. A reconfigurable general framework for pipelined image processing: a color mathematical morphology application. 2010, Anais.. Piscataway: IEEE, 2010. . Acesso em: 23 abr. 2024. -
APA
Pedrino, E. C., Saito, J. H., & Obac Roda, V. (2010). A reconfigurable general framework for pipelined image processing: a color mathematical morphology application. In Proceedings. Piscataway: IEEE. -
NLM
Pedrino EC, Saito JH, Obac Roda V. A reconfigurable general framework for pipelined image processing: a color mathematical morphology application. Proceedings. 2010 ;[citado 2024 abr. 23 ] -
Vancouver
Pedrino EC, Saito JH, Obac Roda V. A reconfigurable general framework for pipelined image processing: a color mathematical morphology application. Proceedings. 2010 ;[citado 2024 abr. 23 ] - Processamento de imagens obtidas atraves de espectroscopia foto-termica
- Sensor de indice de refracao
- Medidor de ph e concentracao de ions especificos microprocessado
- Tecnica para o reconhecimento de padroes visuais em movimento
- Implementacao de subsistemas para reconhecimento de padroes visuais utilizando redes sistolicas
- Structural and movement parameter estimation in image sequences
- Plataforma dedicada de processamento de vídeo utilizando dispositivos de lógica programável complexa
- Detecção de obstáculos em embarcações
- Reconfigurable architecture for mathematical morphology using genetic programming and FPGAS
- Arquitetura para extração de características invariantes em imagens binárias utilizando dispositivos de lógica programável de alta densidade
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas