A bandgap circuit with a temperature coefficient adjustment block (2013)
- Authors:
- Autor USP: SOARES JUNIOR, JOAO NAVARRO - EESC
- Unidade: EESC
- DOI: 10.1109/MWSCAS.2013.6674595
- Subjects: MÉTODO DE MONTE CARLO; HEURÍSTICA; ALGORITMOS
- Language: Inglês
- Imprenta:
- Publisher: IEEE
- Publisher place: Piscataway
- Date published: 2013
- ISBN: 9781479900664
- Conference titles: IEEE International Midwest Symposium on Circuits and Systems - MWSCAS
- Este periódico é de assinatura
- Este artigo NÃO é de acesso aberto
- Cor do Acesso Aberto: closed
-
ABNT
ISHIBE, Eder Issao e SOARES JÚNIOR, João Navarro. A bandgap circuit with a temperature coefficient adjustment block. 2013, Anais.. Piscataway: IEEE, 2013. Disponível em: https://doi.org/10.1109/MWSCAS.2013.6674595. Acesso em: 19 abr. 2024. -
APA
Ishibe, E. I., & Soares Júnior, J. N. (2013). A bandgap circuit with a temperature coefficient adjustment block. In . Piscataway: IEEE. doi:10.1109/MWSCAS.2013.6674595 -
NLM
Ishibe EI, Soares Júnior JN. A bandgap circuit with a temperature coefficient adjustment block [Internet]. 2013 ;[citado 2024 abr. 19 ] Available from: https://doi.org/10.1109/MWSCAS.2013.6674595 -
Vancouver
Ishibe EI, Soares Júnior JN. A bandgap circuit with a temperature coefficient adjustment block [Internet]. 2013 ;[citado 2024 abr. 19 ] Available from: https://doi.org/10.1109/MWSCAS.2013.6674595 - Estudo dos conversores analogo-digitais de alta frequencia e implementacao de um conversor com estrutura paralela de cinco bits em CMOS
- Aplicação da técnica extended true single phase clock com biblioteca de células em projetos digitais CMOS de alta velocidade
- Otimização de circuitos CMOS por algoritmos genéticos
- Design of high speed digital circuits with E-TSPC cell library
- Técnicas para projeto de ASICs CMOS de alta velocidade
- A CMOS bandgap reference circuit with a temperature coefficient adjustment block
- Otimização de osciladores MOS por algoritmos meta-heurísticos
- A power optimized decimator for sigma-delta data converters
- A simple CMOS bandgap reference circuit with sub-1-V operation
- Design for stability of active inductor with feedback resistance
Informações sobre o DOI: 10.1109/MWSCAS.2013.6674595 (Fonte: oaDOI API)
How to cite
A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas