Filtros : "Silva, Vanessa Cristina Pereira da" Limpar

Filtros



Refine with date range


  • Source: Journal of Integrated Circuits and Systems. Unidade: EP

    Subjects: TRANSISTORES, NANOTECNOLOGIA, BAIXA TEMPERATURA

    Versão PublicadaAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Vanessa Cristina Pereira da et al. Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C. Journal of Integrated Circuits and Systems, v. 17, n. 1, p. 1-6, 2022Tradução . . Disponível em: https://doi.org/10.29292/jics.v17il.550. Acesso em: 29 maio 2024.
    • APA

      Silva, V. C. P. da, Leal, J. V. da C., Perina, W. F., Martino, J. A., Simoen, E., Veloso, A., & Agopian, P. G. D. (2022). Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C. Journal of Integrated Circuits and Systems, 17( 1), 1-6. doi:10.29292/jics.v17i1.550
    • NLM

      Silva VCP da, Leal JV da C, Perina WF, Martino JA, Simoen E, Veloso A, Agopian PGD. Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C [Internet]. Journal of Integrated Circuits and Systems. 2022 ;17( 1): 1-6.[citado 2024 maio 29 ] Available from: https://doi.org/10.29292/jics.v17il.550
    • Vancouver

      Silva VCP da, Leal JV da C, Perina WF, Martino JA, Simoen E, Veloso A, Agopian PGD. Experimental analysis of trade-off between transistor efficiency and unit gain frequency of nanosheet NMOSFET down to -100°C [Internet]. Journal of Integrated Circuits and Systems. 2022 ;17( 1): 1-6.[citado 2024 maio 29 ] Available from: https://doi.org/10.29292/jics.v17il.550
  • Source: Solid State Electronics. Unidade: EP

    Subjects: TRANSISTORES, ALTA TEMPERATURA

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Vanessa Cristina Pereira da et al. Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature. Solid State Electronics, v. 191, p. 1-8, 2022Tradução . . Disponível em: https://doi.org/10.1016/j.sse.2022.108267. Acesso em: 29 maio 2024.
    • APA

      Silva, V. C. P. da, Martino, J. A., Simoen, E., Veloso, A., & Agopian, P. G. D. (2022). Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature. Solid State Electronics, 191, 1-8. doi:10.1016/j.sse.2022.108267
    • NLM

      Silva VCP da, Martino JA, Simoen E, Veloso A, Agopian PGD. Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature [Internet]. Solid State Electronics. 2022 ;191 1-8.[citado 2024 maio 29 ] Available from: https://doi.org/10.1016/j.sse.2022.108267
    • Vancouver

      Silva VCP da, Martino JA, Simoen E, Veloso A, Agopian PGD. Trade-off analysis between gm/ID and fT of nanosheet NMOS transistors with different metal gate stack at high temperature [Internet]. Solid State Electronics. 2022 ;191 1-8.[citado 2024 maio 29 ] Available from: https://doi.org/10.1016/j.sse.2022.108267
  • Unidade: EP

    Assunto: TRANSISTORES

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Vanessa Cristina Pereira da. Estudo da região de sublimiar de transistores SOI avançados. 2018. Dissertação (Mestrado) – Universidade de São Paulo, São Paulo, 2018. Disponível em: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11042018-091600/. Acesso em: 29 maio 2024.
    • APA

      Silva, V. C. P. da. (2018). Estudo da região de sublimiar de transistores SOI avançados (Dissertação (Mestrado). Universidade de São Paulo, São Paulo. Recuperado de http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11042018-091600/
    • NLM

      Silva VCP da. Estudo da região de sublimiar de transistores SOI avançados [Internet]. 2018 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11042018-091600/
    • Vancouver

      Silva VCP da. Estudo da região de sublimiar de transistores SOI avançados [Internet]. 2018 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/3/3140/tde-11042018-091600/

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024