Filtros : "Silva, Bruno de Abreu" Limpar

Filtros



Refine with date range


  • Source: Journal of Alloys and Compounds. Unidades: IFSC, IF

    Subjects: NANOPARTÍCULAS, MAGNETISMO, ZINCO, FERROELETRICIDADE

    PrivadoAcesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      GRATENS, Xavier Pierre Marie et al. Magnetization of Zn1-xCoxO nanoparticles: single-ion anisotropy and spin clustering. Journal of Alloys and Compounds, v. 940, p. 168840-1-168840-7, 2023Tradução . . Disponível em: https://doi.org/10.1016/j.jallcom.2023.168840. Acesso em: 29 maio 2024.
    • APA

      Gratens, X. P. M., Silva, B. de A., Bernardi, M. I. B., Carvalho, H. B. de, Franco Júnior, A., & Chitta, V. A. (2023). Magnetization of Zn1-xCoxO nanoparticles: single-ion anisotropy and spin clustering. Journal of Alloys and Compounds, 940, 168840-1-168840-7. doi:10.1016/j.jallcom.2023.168840
    • NLM

      Gratens XPM, Silva B de A, Bernardi MIB, Carvalho HB de, Franco Júnior A, Chitta VA. Magnetization of Zn1-xCoxO nanoparticles: single-ion anisotropy and spin clustering [Internet]. Journal of Alloys and Compounds. 2023 ; 940 168840-1-168840-7.[citado 2024 maio 29 ] Available from: https://doi.org/10.1016/j.jallcom.2023.168840
    • Vancouver

      Gratens XPM, Silva B de A, Bernardi MIB, Carvalho HB de, Franco Júnior A, Chitta VA. Magnetization of Zn1-xCoxO nanoparticles: single-ion anisotropy and spin clustering [Internet]. Journal of Alloys and Compounds. 2023 ; 940 168840-1-168840-7.[citado 2024 maio 29 ] Available from: https://doi.org/10.1016/j.jallcom.2023.168840
  • Unidade: ICMC

    Subjects: ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES, CIRCUITOS FPGA, SISTEMAS EMBUTIDOS, MINERAÇÃO DE DADOS, CONSUMO DE ENERGIA ELÉTRICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Bruno de Abreu. Um método de otimização da relação desempenho/consumo de energia para arquiteturas multi-cores heterogêneas em FPGA. 2016. Tese (Doutorado) – Universidade de São Paulo, São Carlos, 2016. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-07072016-111124/. Acesso em: 29 maio 2024.
    • APA

      Silva, B. de A. (2016). Um método de otimização da relação desempenho/consumo de energia para arquiteturas multi-cores heterogêneas em FPGA (Tese (Doutorado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-07072016-111124/
    • NLM

      Silva B de A. Um método de otimização da relação desempenho/consumo de energia para arquiteturas multi-cores heterogêneas em FPGA [Internet]. 2016 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-07072016-111124/
    • Vancouver

      Silva B de A. Um método de otimização da relação desempenho/consumo de energia para arquiteturas multi-cores heterogêneas em FPGA [Internet]. 2016 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-07072016-111124/
  • Source: IET Computers and Digital Techniques. Unidade: ICMC

    Subjects: SISTEMAS EMBUTIDOS, COMPUTAÇÃO EVOLUTIVA, ROBÓTICA

    Acesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Bruno de Abreu et al. Application-oriented cache memory configuration for energy efficiency in multi-cores. IET Computers and Digital Techniques, v. Fe 2015, n. 1, p. 73-81, 2015Tradução . . Disponível em: https://doi.org/10.1049/iet-cdt.2014.0091. Acesso em: 29 maio 2024.
    • APA

      Silva, B. de A., Cuminato, L. A., Delbem, A. C. B., Diniz, P. C., & Bonato, V. (2015). Application-oriented cache memory configuration for energy efficiency in multi-cores. IET Computers and Digital Techniques, Fe 2015( 1), 73-81. doi:10.1049/iet-cdt.2014.0091
    • NLM

      Silva B de A, Cuminato LA, Delbem ACB, Diniz PC, Bonato V. Application-oriented cache memory configuration for energy efficiency in multi-cores [Internet]. IET Computers and Digital Techniques. 2015 ; Fe 2015( 1): 73-81.[citado 2024 maio 29 ] Available from: https://doi.org/10.1049/iet-cdt.2014.0091
    • Vancouver

      Silva B de A, Cuminato LA, Delbem ACB, Diniz PC, Bonato V. Application-oriented cache memory configuration for energy efficiency in multi-cores [Internet]. IET Computers and Digital Techniques. 2015 ; Fe 2015( 1): 73-81.[citado 2024 maio 29 ] Available from: https://doi.org/10.1049/iet-cdt.2014.0091
  • Source: WSEAS Transactions on Computers. Unidade: ICMC

    Subjects: SISTEMAS EMBUTIDOS, COMPUTAÇÃO EVOLUTIVA, ROBÓTICA

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Bruno de Abreu e SILVA, Jorge Luiz e. Tag management in a reconfigurable tagged-token dataflow architecture. WSEAS Transactions on Computers, v. 14, p. 730-739, 2015Tradução . . Disponível em: http://www.wseas.org/multimedia/journals/computers/2015/b425705-187.pdf. Acesso em: 29 maio 2024.
    • APA

      Silva, B. de A., & Silva, J. L. e. (2015). Tag management in a reconfigurable tagged-token dataflow architecture. WSEAS Transactions on Computers, 14, 730-739. Recuperado de http://www.wseas.org/multimedia/journals/computers/2015/b425705-187.pdf
    • NLM

      Silva B de A, Silva JL e. Tag management in a reconfigurable tagged-token dataflow architecture [Internet]. WSEAS Transactions on Computers. 2015 ; 14 730-739.[citado 2024 maio 29 ] Available from: http://www.wseas.org/multimedia/journals/computers/2015/b425705-187.pdf
    • Vancouver

      Silva B de A, Silva JL e. Tag management in a reconfigurable tagged-token dataflow architecture [Internet]. WSEAS Transactions on Computers. 2015 ; 14 730-739.[citado 2024 maio 29 ] Available from: http://www.wseas.org/multimedia/journals/computers/2015/b425705-187.pdf
  • Source: Proceedings. Conference titles: Euromicro Conference on Digital System Design - DSD. Unidade: ICMC

    Subjects: COMPUTAÇÃO RECONFIGURÁVEL, SISTEMAS EMBUTIDOS, COMPUTAÇÃO EVOLUTIVA, ROBÓTICA

    Acesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      CUNHA JUNIOR, Helio Fernandes da e SILVA, Bruno de Abreu e BONATO, Vanderlei. Parameterizable ethernet network-on-chip architecture on FPGA. 2015, Anais.. Los Alamitos, CA: IEEE, 2015. Disponível em: https://doi.org/10.1109/DSD.2015.101. Acesso em: 29 maio 2024.
    • APA

      Cunha Junior, H. F. da, Silva, B. de A., & Bonato, V. (2015). Parameterizable ethernet network-on-chip architecture on FPGA. In Proceedings. Los Alamitos, CA: IEEE. doi:10.1109/DSD.2015.101
    • NLM

      Cunha Junior HF da, Silva B de A, Bonato V. Parameterizable ethernet network-on-chip architecture on FPGA [Internet]. Proceedings. 2015 ;[citado 2024 maio 29 ] Available from: https://doi.org/10.1109/DSD.2015.101
    • Vancouver

      Cunha Junior HF da, Silva B de A, Bonato V. Parameterizable ethernet network-on-chip architecture on FPGA [Internet]. Proceedings. 2015 ;[citado 2024 maio 29 ] Available from: https://doi.org/10.1109/DSD.2015.101
  • Source: Proceedings. Conference titles: International Conference on Field Programmable Logic and Applications - FPL 2012. Unidade: ICMC

    Subjects: SISTEMAS EMBUTIDOS, COMPUTAÇÃO EVOLUTIVA, ROBÓTICA

    Acesso à fonteDOIHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Bruno de Abreu e BONATO, Vanderlei. Power/performance optimization in FPGA-based asymmetric multi-core systems. 2012, Anais.. New York: IEEE, 2012. Disponível em: https://doi.org/10.1109/FPL.2012.6339197. Acesso em: 29 maio 2024.
    • APA

      Silva, B. de A., & Bonato, V. (2012). Power/performance optimization in FPGA-based asymmetric multi-core systems. In Proceedings. New York: IEEE. doi:10.1109/FPL.2012.6339197
    • NLM

      Silva B de A, Bonato V. Power/performance optimization in FPGA-based asymmetric multi-core systems [Internet]. Proceedings. 2012 ;[citado 2024 maio 29 ] Available from: https://doi.org/10.1109/FPL.2012.6339197
    • Vancouver

      Silva B de A, Bonato V. Power/performance optimization in FPGA-based asymmetric multi-core systems [Internet]. Proceedings. 2012 ;[citado 2024 maio 29 ] Available from: https://doi.org/10.1109/FPL.2012.6339197
  • Source: Proceedings. Conference titles: International Conference on Reconfigurable Computing and FPGAs - ReConFig 2012. Unidade: ICMC

    Subjects: SISTEMAS EMBUTIDOS, COMPUTAÇÃO EVOLUTIVA, ROBÓTICA

    How to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Bruno de Abreu e CUMINATO, Lucas Albers e BONATO, Vanderlei. Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors. 2012, Anais.. New York: IEEE, 2012. . Acesso em: 29 maio 2024.
    • APA

      Silva, B. de A., Cuminato, L. A., & Bonato, V. (2012). Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors. In Proceedings. New York: IEEE.
    • NLM

      Silva B de A, Cuminato LA, Bonato V. Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors. Proceedings. 2012 ;[citado 2024 maio 29 ]
    • Vancouver

      Silva B de A, Cuminato LA, Bonato V. Reducing the overall cache miss rate using different cache sizes for heterogeneous multi-core processors. Proceedings. 2012 ;[citado 2024 maio 29 ]
  • Unidade: ICMC

    Subjects: ARQUITETURAS PARALELAS, COMPUTAÇÃO RECONFIGURÁVEL

    Acesso à fonteHow to cite
    A citação é gerada automaticamente e pode não estar totalmente de acordo com as normas
    • ABNT

      SILVA, Bruno de Abreu. Gerenciamento de tags na arquitetura ChipCflow - uma máquina a fluxo de dados dinâmica. 2011. Dissertação (Mestrado) – Universidade de São Paulo, São Carlos, 2011. Disponível em: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-17052011-085128/. Acesso em: 29 maio 2024.
    • APA

      Silva, B. de A. (2011). Gerenciamento de tags na arquitetura ChipCflow - uma máquina a fluxo de dados dinâmica (Dissertação (Mestrado). Universidade de São Paulo, São Carlos. Recuperado de http://www.teses.usp.br/teses/disponiveis/55/55134/tde-17052011-085128/
    • NLM

      Silva B de A. Gerenciamento de tags na arquitetura ChipCflow - uma máquina a fluxo de dados dinâmica [Internet]. 2011 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-17052011-085128/
    • Vancouver

      Silva B de A. Gerenciamento de tags na arquitetura ChipCflow - uma máquina a fluxo de dados dinâmica [Internet]. 2011 ;[citado 2024 maio 29 ] Available from: http://www.teses.usp.br/teses/disponiveis/55/55134/tde-17052011-085128/

Digital Library of Intellectual Production of Universidade de São Paulo     2012 - 2024